Презентации материалов курса
Презентация 1 | Презентация 2 | Презентация 3 | Презентация 4 | Презентация 5 | Презентация 6 | Презентация 7 | Презентация 8 | Презентация 9 | Презентация 10 | Презентация 11 | Презентация 12 | Презентация 13 | Презентация 14 | Презентация 15

Пример тестбенча

Вопросы к экзамену

2020 год
17.03.2020
Задание на самостоятельную проработку:
Практическое занятие. Проектирование суммирующего счетчика.
По заданию 4.2 представить модель и тестбенч на языке VHDL. Задание, оформленное в Microsoft Word, сдать до 25.03.2020.
Другой вариант:
1) загрузить и установить используемую на компьютерах Vivado Design Suite - HLx Editions - 2018.3 (версия WebPACK and Editions), используя Windows Self Extracting Web Installer (EXE - 62.66 MB) или Vivado HLx 2018.3: All OS installer Single-File Download (TAR/GZIP - 18.97 GB) по ссылке https://www.xilinx.com/support/download/index.html/content/xilinx/en/downloadNav/vivado-design-tools/2018-3.html
или
2) загрузить и установить используемую на ноутбуках Vivado Design Suite 2014.3.1 Vivado 2014.3.1 Full Image All OS (TAR/GZIP - 7.25GB) по ссылке https://www.xilinx.com/support/download/index.html/content/xilinx/en/downloadNav/vivado-design-tools/archive.html
выполнить практическое задание, выслать VHDL-код модели, тестбенч + результаты симуляции (выслать в виде текстового документа).
Лекция. Элементы языка Verilog HDL.

23.03.2020
Задание на самостоятельную проработку:
Лекция. Элементы языка Verilog HDL. Обратите внимание на задание в презентации, выделенное красным цветом. Срок исполнения - 25.03.2020.
Практическое занятие. Проектирование комбинационных цифровых устройств на Verilog HDL. Задание, оформленное в Microsoft Word, сдать до 30.03.2020.
Лабораторное занятие. Моделирование регистров. Лабораторная работа рассчитана на два занятия. Пункты задания 1 и 2, оформленные в Microsoft Word, сдать до 31.03.2020.

05.04.2020
Задание на самостоятельную проработку:
Лекция. Блоки и примитивы языка Verilog HDL. Срок исполнения - 09.04.2020.
Практическое занятие. Создание TectBench на Verilog HDL. 
Лабораторное занятие. Моделирование счетчиков. 
07.04.2020 г. в течение 2 пары все студенты должны сообщить о том, что задание принято к исполнению. Не сообщившие будут считаться отсутствующими на занятиях. Сообщить можно в Viber, WhatsApp, Telegram по номеру +79053402168 с указанием Фамилии И.О. и названия дисциплины. Можно по-прежнему по электронной почте malgrig6@mail.ru.

Настоятельно рекомендую загрузить и установить Vivado Design Suite, версию WebPACK. Для этого придется пройти регистрацию на сайте Xilinx. Пример установки

14.04.2020
Лекция. Структуризация проекта.
Лабораторное занятие. Моделирование счетчиков. Задание, оформленное в Microsoft Word, сдать до 20.04.2020.

Презентации материалов курса
Презентация 1 | Презентация 2 | Презентация 3 | Презентация 4 | Презентация 5 | Презентация 6 | Презентация 7 | Презентация 8 | Презентация 9 | Презентация 10 Презентация 11 Презентация 12 Презентация 13 | Презентация 14 | Презентация 15 | Презентация 16 | Презентация 17 | Презентация 18 | Презентация 19

Вопросы к экзамену.
Экзамен будет проходить следующим образом.
06.05.2020 г  в 13 часов на этой странице появиться ссылка на конференцию в ZOOM, поэтому позаботьтесь об установке ZOOM и регистрации в в конференции. Консультацию проведем в 14 часов. Эта же ссылка будет действительная и 08.05.2020 для экзамена. К экзамену будут допущены только рассчитавшиеся со всеми практическими и лабораторными заданиями. Я не буду принимать работы, скопированные с работ других студентов, в каждой работе должна быть своя индивидуальность. 07.05 2020 с 14 часов я прекращаю принимать задолженности.
08.05.2020 г. экзамен начнется с 8.30. Допущенные студенты в режиме конференции выберут билет. После раздачи билетов на этой странице появится ссылка на скачивание билетов. На подготовку к ответу я дам 2 часа 30 минут. Во время подготовки видеоконференция будет прекращена. Вы можете заранее подготовить необходимые рисунки (нарисованные, но не скопированные с презентаций), примеры (в некоторых билетах требуется привести примеры использования операторов). Ответ пишите от руки, аккуратно, с необходимыми пояснениями. Ответ сканируете (фотографируете) и в виде рисунка отправляете по электронной почте (рисунок не должен быть перевернутым). Задачу решаете с применением Vivado, приводя текст программы, текст тестбенча, RTL-модель, результаты тестбенча. Задача оформляется в редакторе Microsoft Word. Кто не имеет возможности выполнять задачу в Vivado, оформляет решение в Microsoft Word и рисует временные диаграммы  по написанному тестбенчу. В одном письме должен содержаться весь ответ. Письмо должно иметь тему "Проектирование ЭСУ на ПЛИС_Фамилия И.О." Ответы должны быть отправлены на почту malgrig6@mail.ru не позднее 11.15. В 12.15 в режиме видеоконференции я объявлю оценки и рассмотрю ваши аппеляции.

08.05.2020
Идентификатор конференции: 834 314 1910
Пароль: 7Dh9By
К конференции можно подключиться по ссылке https://us04web.zoom.us/j/8343141910?pwd=NGU1OWFON3U4REpQR3VhT3FFb0hOUT09

Все ответы на вопросы должны быть написаны аккуратно от руки, рисунки, прорисованные с использованием линейки, должны быть четкими. Примеры использования тех или иных операторов (если в экзаменационном вопросе требуется привести примеры) должны быть преимущественно свои; за примеры, взятые один к одному из лекционного материала, оценка будет снижена. Задача должна быть оформлена в редакторе Microsoft Word, содержать текст программы, текст тестбенча, RTL-модель, результаты моделирования. Обращаю внимание, что если наименования сигналов будут иными, чем указанные в задании, оценка будет снижена.

К экзамену допущены:
Гаврилов Д.С.
Кузьмин Н.Е.
Осипова В.С.
Тимофеев Н.Ю.
Ярдыков А.Г.
 

17.05.2020
К экзамену допущены:
Пыринова А.А.
Табаков И.А.
Львов А.А.
Суслова Н.Н.

Экзамен начнется в 9.00. Все ответы на вопросы должны быть написаны аккуратно от руки, рисунки, прорисованные с использованием линейки, должны быть четкими. Примеры использования тех или иных операторов (если в экзаменационном вопросе требуется привести примеры) должны быть преимущественно свои; за примеры, взятые один к одному из лекционного материала, оценка будет снижена. Задача (написанная на языке VHDL) должна быть оформлена в редакторе Microsoft Word, содержать текст программы, текст тестбенча, RTL-модель, результаты моделирования. Кто не имеет возможности выполнять задачу в Vivado, оформляет решение в Microsoft Word и рисует временные диаграммы  по написанному тестбенчу. В одном письме должен содержаться весь ответ. Письмо должно иметь тему "Проектирование ЭСУ на ПЛИС_Фамилия И.О." Ответы должны быть отправлены на почту malgrig6@mail.ru не позднее 11.30. В 12.00 в режиме видеоконференции я объявлю оценки и рассмотрю ваши аппеляции.Обращаю внимание, что если наименования сигналов будут иными, чем указанные в задании, оценка будет снижена.

Идентификатор конференции: 759 3897 1291
Пароль: 2mhapx
К конференции можно подключиться по ссылке https://us04web.zoom.us/j/75938971291?pwd=aloreFJzRFBVbkdTRlJxRjRjT3FpZz09

2021 год
Презентации материалов курса
Презентация 1 | Презентация 2 | Презентация 3 | Презентация 4 | Презентация 5 | Презентация 6 | Презентация 7 | Презентация 8 | Презентация 9 | Презентация 10 Презентация 11 Презентация 12 Презентация 13 | Презентация 14 | Презентация 15 | Презентация 16 | Презентация 17 | Презентация 18 | Презентация 19

Лабораторная работа Тестбенчи
Лабораторная работа Моделирование триггеров со статическим управлением
Лабораторная работа Моделирование триггеров с динамическим управлением
Лабораторная работа Моделирование регистров
Лабораторная работа Моделирование счетчиков

Вопросы к экзамену
 

2021-2022 учебный год
Лабораторная работа 2
Лабораторная работа 3
Вопросы к зачету

Лабораторная работа 4
Практическое занятие 1decoder_3to8_dataflow_tbdecoder_74138_dataflow_tb

Вопросы к экзамену

2022-2023 учебный год
Вопросы к зачету
Вопросы к экзамену

2023-2024 учебный год
Вопросы к зачету
Информацию по операторам NEXT и EXIT смотрите в презентации 8 в верхней части экрана.
Вопросы к экзамену
Триггеры со статическим управлением
Триггеры с динамическим управлением
Счетчики
Регистры